商品詳細
画像クリックで拡大します
Terasic DE10-Standard
DE10-Standard開発キット
■ 概要
・Cyclone V SoC with Dual-core ARM Cortex-A9 (HPS)
・FPGA: SDRAM, VGA Out, Video-In, ADC Header, GPIO Header HSMC Headers
・HPS: DDR3, USB Host, MicroSD Socket, Ethernet, Accelerometer, UART-to-USB, LTC Header
・Support Linux BSP and openCL BSP
DE10-Standard開発キットは、Intel System-on-Chip (SoC) FPGAをベースにした確かなハードウェア設計プラットフォームです。
最新のデュアルコアCortex-A9エンベデッドコアとプログラマブルを兼ね備えており、柔軟な設計を可能にします。
高性能、低消費電力のプロセッサ・システムとFPGAの柔軟性を最大限に活用していただけます。
アルテラSoCは、プロセッサ、ペリフェラルおよびメモリ・インタフェースで構成されたARMベースのHardware Processor System (HPS)を、高帯域幅インタコネクト・バックボーンによってFPGAファブリックと統合しています。
また、DE10-Standard開発ボードには、高速DDR3メモリ、ビデオ・オーディオ機能、Ethernetネットワークなどのハードウェアが含まれています。
■ FPGA Device
Cyclone V SX SoC—5CSXFC6D6F31C6N
110K LEs, 41509 ALMs
5,761 Kbits embedded memory
6 FPGA PLLs and 3 HPS PLLs
2 Hard Memory Controllers
■ ARM-Based Hard Processor System (HPS)
925 MHz, Dual-Core ARM Cortex-A9 MPCore Processor
512 KB of Shared L2 Cache
64 KB of Scratch RAM
Multiport SDRAM Controller with Support for DDR2, DDR3, LPDDR1, and LPDDR2
8-Channel Direct Memory Access (DMA) Controller
■ Configuration and Debug
Serial Configuration Device – EPCS128 on FPGA
On-Board USB Blaster II (Normal Type B USB Connector)
■ Memory Device
64MB (32Mx16) SDRAM on FPGA
1GB (2x256Mx16) DDR3 SDRAM on HPS
MicroSD Card Socket on HPS
■ Communication
Two USB 2.0 Host Ports (ULPI Interface with USB Type A Connector) on HPS
USB to UART (Micro USB Type B Connector) on HPS
10/100/1000 Ethernet on HPS
PS/2 Mouse/Keyboard
IR Emitter/Receiver
■ Connectors
One 40-pin Expansion Header (Voltage Levels: 3.3V)
One HSMC Connector(Configurable I/O Standards 1.5/1.8/2.5/3.3V)
One 10-Pin ADC Input Header
One LTC Connector (One Serial Peripheral Interface (SPI) Master ,One I2C and One GPIO Interface ) on HPS
■ Display
24-bit VGA DAC
128x64 Dots LCD Module with Backlight on HPS
■ Audio
24-bit CODEC, Line-in, Line-out, and Microphone-In Jacks
■ Video Input
TV Decoder (NTSC/PAL/SECAM) and TV-In Connector
■ ADC
Sample Rate: 500 KSPS
Channel Number: 8
Resolution: 12 bits
Analog Input Range : 0 ~ 4.096 V
■ Switches, Buttons and Indicators
4 User Keys (FPGA x4)
10 User Switches (FPGA x10)
11 User LEDs (FPGA x10 ; HPS x 1)
2 HPS Reset Buttons (HPS_RST_n and HPS_WARM_RST_n)7-Segment Display x6
■ Sensors
G-Sensor on HPS
■ Power
12V DC Input
・Cyclone V SoC with Dual-core ARM Cortex-A9 (HPS)
・FPGA: SDRAM, VGA Out, Video-In, ADC Header, GPIO Header HSMC Headers
・HPS: DDR3, USB Host, MicroSD Socket, Ethernet, Accelerometer, UART-to-USB, LTC Header
・Support Linux BSP and openCL BSP
DE10-Standard開発キットは、Intel System-on-Chip (SoC) FPGAをベースにした確かなハードウェア設計プラットフォームです。
最新のデュアルコアCortex-A9エンベデッドコアとプログラマブルを兼ね備えており、柔軟な設計を可能にします。
高性能、低消費電力のプロセッサ・システムとFPGAの柔軟性を最大限に活用していただけます。
アルテラSoCは、プロセッサ、ペリフェラルおよびメモリ・インタフェースで構成されたARMベースのHardware Processor System (HPS)を、高帯域幅インタコネクト・バックボーンによってFPGAファブリックと統合しています。
また、DE10-Standard開発ボードには、高速DDR3メモリ、ビデオ・オーディオ機能、Ethernetネットワークなどのハードウェアが含まれています。
■ FPGA Device
Cyclone V SX SoC—5CSXFC6D6F31C6N
110K LEs, 41509 ALMs
5,761 Kbits embedded memory
6 FPGA PLLs and 3 HPS PLLs
2 Hard Memory Controllers
■ ARM-Based Hard Processor System (HPS)
925 MHz, Dual-Core ARM Cortex-A9 MPCore Processor
512 KB of Shared L2 Cache
64 KB of Scratch RAM
Multiport SDRAM Controller with Support for DDR2, DDR3, LPDDR1, and LPDDR2
8-Channel Direct Memory Access (DMA) Controller
■ Configuration and Debug
Serial Configuration Device – EPCS128 on FPGA
On-Board USB Blaster II (Normal Type B USB Connector)
■ Memory Device
64MB (32Mx16) SDRAM on FPGA
1GB (2x256Mx16) DDR3 SDRAM on HPS
MicroSD Card Socket on HPS
■ Communication
Two USB 2.0 Host Ports (ULPI Interface with USB Type A Connector) on HPS
USB to UART (Micro USB Type B Connector) on HPS
10/100/1000 Ethernet on HPS
PS/2 Mouse/Keyboard
IR Emitter/Receiver
■ Connectors
One 40-pin Expansion Header (Voltage Levels: 3.3V)
One HSMC Connector(Configurable I/O Standards 1.5/1.8/2.5/3.3V)
One 10-Pin ADC Input Header
One LTC Connector (One Serial Peripheral Interface (SPI) Master ,One I2C and One GPIO Interface ) on HPS
■ Display
24-bit VGA DAC
128x64 Dots LCD Module with Backlight on HPS
■ Audio
24-bit CODEC, Line-in, Line-out, and Microphone-In Jacks
■ Video Input
TV Decoder (NTSC/PAL/SECAM) and TV-In Connector
■ ADC
Sample Rate: 500 KSPS
Channel Number: 8
Resolution: 12 bits
Analog Input Range : 0 ~ 4.096 V
■ Switches, Buttons and Indicators
4 User Keys (FPGA x4)
10 User Switches (FPGA x10)
11 User LEDs (FPGA x10 ; HPS x 1)
2 HPS Reset Buttons (HPS_RST_n and HPS_WARM_RST_n)7-Segment Display x6
■ Sensors
G-Sensor on HPS
■ Power
12V DC Input
※外装パッケージデザインなど、予告無く変更となる場合があります。
【欠品中】秋葉原本店取扱フロア:1階
管理コード:EEHD-5748